在保护模式下测定内存容量

作者: Robert R. Collins

翻译: coly li

告诫

我在1992年写的这篇文档,从那时起肯定 memory size 的技术肯定已经变化了,但是基本

概念还是一样的。如果你从这篇文档中看到一些过时的名词,或者对于过时的 CPU 和内存大

小的引用,请原谅我。如果你看到一些过时的地方,如果能够将修改稿发给我,那我将不胜

感激。

测定内容容量的概念

不说明 RAM 是如何工作的,就不能清楚的阐述 memory sizing 的概念。将内存看作2维数组

的空间,行和列一样多。数组中的每一个元素代表了内存中的一位(不是一个字节)。为了

对数组中的每一个单独的位(bit)寻址,我们为RAM芯片提供了行地址和列地址。

为了尽量减少芯片的引脚, RAM 芯片只有一组地址引脚, 并将他们公用于列和行地址(看

图 1)。当行地址通过行地址门(Row Address Strobe(RAS))有效时,或者当列地址通

过列地址门(Column Address Strobe(CAS))有效时,内存控制器必须可以提供信号告

诉RAM芯片对应的地址类型。

使用一组地址线来传输行地址和列地址,这种方式叫做复用或多路技术(MUX)。作为地址线复用的结果,RAM 芯片的大小总是 2 的指数倍(或者 2 的偶数倍)。具有 8 条地址线的芯片可以保存 64K bit 的信息( $(2^8)^2=65536$ ); 9 根地址线可以保存 256K bit 的信息,10 根地址线则为 1M bit,以此类推。

进一步,我们就可以讨论 CPU 地址总线和内存地址总线了。286 的 CPU 具有 24 根地址引脚 386、486 和 pentium 的 CPU 具有 32 根地址总线,对于 pentium pro 则具有 36 根地址线。RAM 芯片的引脚显然要比 CPU 的少的多,因此为了将 CPU 地址转换为 RAM 的 RAS 和 CAS 地址, CPU 地址总线加入了一个内存控制器。这个内存控制器将 CPU 地址信号转换为 RAS 地址、CAS 地址和 BANK 地址(关于 BANK 稍后有述)。

我们假设我们的机器是一个紧紧支持 4 个 bank 内存的 286 机器(虽然 80286 已经非常老旧了,但是描述他的内存配置对于举例来说是非常合适的)。这个内存可以由任何的连续的 64K、256K、1M、4M 的芯片构成,但是每个 bank 的内存芯片大小必须一致。为了支持 4M 的内存芯片,我们的内存控制器必须为 11 个 RAS 地址和 11 个 CAS 地址提供信号。这就会占用 CPU24 根地址线中的 22 根,剩余的 2 根地址线可以被内存控制器解释为 BANK 的片选信号。图 2 展示了 CPU 地址总线和内存地址总线的假想关系。根据此图,任何时候,当 CPU 声明 A00—A10,RAM 芯片都会接收到一个列地址,同样,任何时候当 CPU 声明 A12—A23 时,RAM 芯片就会接收到一个行地址。CPU 地址线的 A11 和 A12 用来进行 RAM 的 Bank 的片选。由于我们假定计算机只支持 4 个 Bank 的内存,当 <A12、A11>=00 时,内存控制器选择 Bank 0;当 <A12、A11>=01 时,内存控制器选择 Bank 2;

根据这些信息,我们就可以对计算机中的 RAM 芯片的任何一个 Bank 的任何一行进行写入操作了。在这种方式下,我们可以探测这个计算机中有多少个 Bank 上安装了 RAM 芯片,然后判定每一个 RAM Bank 的大小。要完善关于 RAM sizing 讨论,下面我们就需要应用我们的知识研究一些理论和算法。

在我们假想的计算机中,内存控制器根据 RAM 芯片的大小复用了地址线。图 2 展示了对于 4M 芯片的 CPU 地址总线/内存地址总线之间的关系。当芯片容量小于 4M 的时候,CPU 地址总线和 RAM 地址总线的关系就会改变了。在我们的计算机中,RAM bank 的芯片容量是可以通过程序配置的。因此我们需要测定插槽中的芯片的容量,然后当我们在计算机中正式访问内存之前重新对内存控制器编程来配置芯片大小。我们在一开始时假定每一个 RAM bank 都具有可以支持到 4M 的最大容量的 RAM 芯片。在我们的假想计算机中,内存控制器支持 4M 的芯片。因此,我们将内存控制器配置为支持 4MB 芯片的 4 个 bank。当进行内存控制器的配置时,我们可以探测到是否有一个小一些的内存芯片安装在插槽上。但是在我们检查芯片尺寸之前,我们需要先探测是否插槽上安装了内存条。

通过向 RAM bank 进行写操作的方法来来探测 RAM: 首先写入一个特定的序列,然后再读出来,并检查是否是我们写入的那个序列。如果和我们写入的数值一样,那么我就就可以判定这个 bank 的 RAM 是有效的,然后我们就可以检查芯片的容量了。



图 1 64K, 256K, 1M, 4M, 64M, 256M DRAM 引脚输出

|                        |      | RAS | CAS |  |
|------------------------|------|-----|-----|--|
| Multiplexed Addresses: | MA00 | A13 | A00 |  |
|                        | MA01 | A14 | A01 |  |
| Bank Select: A11, A12  | MA02 | A15 | A02 |  |
|                        | MA03 | A16 | A03 |  |
|                        | MA04 | A17 | A04 |  |
|                        | MA05 | A18 | A05 |  |
|                        | MA06 | A19 | A06 |  |
|                        | MA07 | A20 | A07 |  |
|                        | MA08 | A21 | A08 |  |
|                        | MA09 | A22 | A09 |  |
|                        | MA10 | A23 | A10 |  |

图 2 针对 4MB DRAM 芯片的 CPU 地址总线转换

要测定 RAM 的实际容量,我们就需要探测到底有多少根地址线连接到 RAM 芯片上了。如果我们的 RAM 是 4M 的芯片,那么他的所有 11 根地址线(MAO—MA10)都是连接着的。如果这个 RAM 是一个 1M 的芯片,那就只有 10 根地址线(MAO—MA9)连接着。以此类推,256K 的芯片有 9 根地址线(MAO—MA8),64K 的有 8 根地址线(MAO—MA7)连接。为了测定是否安装的是一个 4M 的芯片,我们需要测定是否 MA10 被连接了。我们向 MA10 写入,然后从 RAM 地址 0 读回信息(MAO—MA10 没有被声明)。如果一个 4M 的芯片被插在插槽上,那么当我们向 MA10 写入时,数据将显示在 MA10,而不是 MAO。但是如果这个芯片不是 4M 的,那么 MA10 就没有被连接,因此我们写入 MA10 的数据就会出现在地址 0 上。

我们的算法会对 1M的 MA9 和 256K的 MA8 重复的使用。如果 MA8 到 MA10 都失败了,鉴于我们已经确认在这个插槽上确实插了一个内存芯片,所以我们就可以很安全的认为插在这个插槽上的内存芯片是 64K的。

为了探测有多少个 Bank 的内存安装在计算机上,我们需要探测每一个 Bank 上是否安装有 RAM。这是通过向控制 RAM Bank 选择的 CPU 地址线写数据实现的。对于我们的 CPU 而言,就 是地址线 A11—A12。(可见,本文中 Ax 是指 CPU 总线地址,MA 是指内存控制器的复用地址)。

通过对每一个 bank 上的内存重复测定 RAM 容量的算法,我们可以判定计算机中总共安装了多大容量的 RAM。图 3 概要的说明了内存地址总线上的复用地址(MA),和 CPU 地址总线上的 CPU 地址的关系。图中的 CPU 地址是通过 MA 地址表计算出来的。如果我们需要声明

<A23>, <A11>和<A12>,那么我们就可以通过计算  $2^{23} + 2^{11} + 2^{12} = 801800$ h 得到 CPU 地址。

图 2 通过以下位置读/写操作测试 RAM 芯片容量

|         | Write at CPU<br>Address Lines                                                             | Write at CPU<br>Address | Read at CPU<br>Address Lines | Read at CPU<br>Address |
|---------|-------------------------------------------------------------------------------------------|-------------------------|------------------------------|------------------------|
| Bank 0: |                                                                                           |                         |                              |                        |
| 4 MB    | <a23></a23>                                                                               | 800000h                 | $\Diamond$                   | 000000h                |
| 1 MB    | <a22></a22>                                                                               | 400000h                 | $\Diamond$                   | 000000h                |
| 256 kb  | <a21></a21>                                                                               | 200000h                 | $\Diamond$                   | 000000h                |
| 64 kb   | <a20></a20>                                                                               | 100000h                 | <>                           | 000000h                |
| Bank 1: |                                                                                           |                         |                              |                        |
| 4 MB    | <a23, a11=""></a23,>                                                                      | 800800h                 | <a11></a11>                  | 000800h                |
| 1 MB    | <a22, a11=""></a22,>                                                                      | 400800h                 | <a11></a11>                  | 000800h                |
| 256 kb  | <a21, a11=""></a21,>                                                                      | 200800h                 | <a11></a11>                  | 000800h                |
| 64 kb   | <a20, a11=""></a20,>                                                                      | 100800h                 | <a11></a11>                  | 000800h                |
| Bank 2: |                                                                                           |                         |                              |                        |
| 4 MB    | <a23, a12=""></a23,>                                                                      | 801000h                 | <a12></a12>                  | 001000h                |
| 1 MB    | <a22, a12=""></a22,>                                                                      | 401000h                 | <a12></a12>                  | 001000h                |
| 256 kb  | <a21, a12=""></a21,>                                                                      | 201000h                 | <a12></a12>                  | 001000h                |
| 64 kb   | <a20, a20=""></a20,>                                                                      | 101000h                 | <a12></a12>                  | 001000h                |
| Bank 3: |                                                                                           |                         |                              |                        |
| 4 MB    | <a23, a12,<="" td=""><td>801800h</td><td><a12, a11=""></a12,></td><td>001800h</td></a23,> | 801800h                 | <a12, a11=""></a12,>         | 001800h                |
| 1 MB    | <a22, a11="" a12,=""></a22,>                                                              | 401800h                 | <a12, a11=""></a12,>         | 001800h                |
| 256 kb  | <a21, a11="" a12,=""></a21,>                                                              | 201800h                 | <a12, a11=""></a12,>         | 001800h                |
| 64 kb   | <a20, a11="" a12,=""></a20,>                                                              | 101800h                 | <a12, a11=""></a12,>         | 001800h                |

总结:知道 CPU 地址、RAM 行列地址,和 bank 选择地址之间的关系是测定 RAM 容量和数量的基础。RAM bank 选择是通过向那些被内存控制器当作 bank 选择控制的 CPU 地址线写入信息实现的。

RAM 容量是通过向给定容量的 RAM 最高行地址写入数据,然后从地址 0 读回的方法实现的。如果这个数据在地址 0 的位置出现了,你就知道这个 RAM 的行地址并没有连接到 RAM 芯片上(换句话说就是容量没有那么大)。接下来,对于每一个 Bank 上的 RAM 都依次使用该算法,就可以得到所有的内存容量了。这样,我们就可以根据测定到的内容容量对内存控制器进行适当的配置了。

在程序的控制下测定内存的容量和在上电期间测量内存容量是完全不同的事情。在上电期间,BIOS 被赋予了对整个系统的完全控制权。BIOS 可以认为 cache 功能是 disable 的,并且BIOS 的操作不会影响结果。但是在程序控制下,我们在使用写/读如内存的算法来判定内存大小时,不能对硬件或者 cache 的状态有任何的假设。如果我们重新编程设置了内存控制器,鉴于 CPU 地址同 RAM 地址的转换机制发生了变化,我们的程序大多数情况下肯定会失败。

为了在程序控制下判定 RAM 的容量,我们必须使用不同的方法,一个不需要依靠硬件知识的方法。这意味着我们不能够重新设置内存控制器,或者 cache 控制器。由于我们不能够重新设置内存控制器(或者对 cache 控制器的存在与否、状态以及是否可编程进行任何假设),我们必须编写一种可以避免 cache RAM 而计算系统中存在的 RAM 容量的算法。因此,这个算法必须可以在检测内存是否存在时,使 cache RAM 的内容无效。

(译者:本文似乎没有给出在保护模式下解决这个问题的完整方法)